HUSCAP logo Hokkaido Univ. logo

Hokkaido University Collection of Scholarly and Academic Papers >
北海道大学サステナビリティ・ウィーク  >
北海道大学サステナビリティ・ウィーク2009  >
2009年アジア太平洋信号情報処理連合学会アニュアルサミット・国際会議  >

Evaluation of Sub-threshold Digital Circuits for Wireless Communication Systems

フルテキスト
TP-P3-9.pdf134.38 kBPDF見る/開く
この文献へのリンクには次のURLを使用してください:http://hdl.handle.net/2115/39795

タイトル: Evaluation of Sub-threshold Digital Circuits for Wireless Communication Systems
著者: Zainal, Mohd Shamian 著作を一覧する
Yoshizawa, Shingo 著作を一覧する
Miyanaga, Yoshikazu 著作を一覧する
発行日: 2009年10月 4日
出版者: Asia-Pacific Signal and Information Processing Association, 2009 Annual Summit and Conference, International Organizing Committee
誌名: Proceedings : APSIPA ASC 2009 : Asia-Pacific Signal and Information Processing Association, 2009 Annual Summit and Conference
開始ページ: 712
終了ページ: 715
抄録: Digital circuit designs in sub-threshold region have been studied in recent years. Their works rely on special purpose CMOS cell library with various voltage conditions for the purpose of adjusting circuit delays. This paper proposed modeling analysis for each typical CMOS logic cell to operate at sub-threshold region. Critical-path delays and power dissipation will be analyzed in strong and weak inversion by considering scale factors from typical to sub-threshold voltage conditions. We evaluated wireless circuits in orthogonal frequency division multiplexing (OFDM) communication receiver. The simulation results clearly show that low voltage is not a barrier for large-scale digital circuits.
記述: APSIPA ASC 2009: Asia-Pacific Signal and Information Processing Association, 2009 Annual Summit and Conference. 4-7 October 2009. Sapporo, Japan. Poster session: Signal Processing and Implementations in Communications (6 October 2009).
資料タイプ: proceedings
URI: http://hdl.handle.net/2115/39795
出現コレクション:2009年アジア太平洋信号情報処理連合学会アニュアルサミット・国際会議 (2009 APSIPA Annual Summit and Conference)

 

本サイトに関するご意見・お問い合わせは repo at lib.hokudai.ac.jp へお願いします。 - 北海道大学